•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

A 1 GHz Hardware Loop-Accelerator With Razor-Based Dynamic Adaptation for Energy-Efficient Operation

نویسنده:
Das, S.
,
Dasika, Ganesh S.
,
Shivashankar, Karthik
,
Bull, David
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/TCSI.2014.2333332
یو آر آی: https://libsearch.um.ac.ir:443/fum/handle/fum/1138860
کلیدواژه(گان): CMOS digital integrated circuits,flip-flops,low-power electronics,system-on-chip,CMOS technology,RZLA,Razor based hardware loop-accelerator,Sobel edge detection algorithm,clock power overhead,dynamic adaptation,energy efficient operation,frequency 1 GHz,image processing accelerators,low-overhead pulsed-latch based Razor flip-flop architecture,size 65 nm,system-on-chip design,variation tolrant design,Algorithm design and analysis,Clocks,Hardware,Latches,Microprocessors,Pipel
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    A 1 GHz Hardware Loop-Accelerator With Razor-Based Dynamic Adaptation for Energy-Efficient Operation

Show full item record

contributor authorDas, S.
contributor authorDasika, Ganesh S.
contributor authorShivashankar, Karthik
contributor authorBull, David
date accessioned2020-03-13T00:13:33Z
date available2020-03-13T00:13:33Z
date issued2014
identifier issn1549-8328
identifier other6853415.pdf
identifier urihttps://libsearch.um.ac.ir:443/fum/handle/fum/1138860
formatgeneral
languageEnglish
publisherIEEE
titleA 1 GHz Hardware Loop-Accelerator With Razor-Based Dynamic Adaptation for Energy-Efficient Operation
typeJournal Paper
contenttypeMetadata Only
identifier padid8321011
subject keywordsCMOS digital integrated circuits
subject keywordsflip-flops
subject keywordslow-power electronics
subject keywordssystem-on-chip
subject keywordsCMOS technology
subject keywordsRZLA
subject keywordsRazor based hardware loop-accelerator
subject keywordsSobel edge detection algorithm
subject keywordsclock power overhead
subject keywordsdynamic adaptation
subject keywordsenergy efficient operation
subject keywordsfrequency 1 GHz
subject keywordsimage processing accelerators
subject keywordslow-overhead pulsed-latch based Razor flip-flop architecture
subject keywordssize 65 nm
subject keywordssystem-on-chip design
subject keywordsvariation tolrant design
subject keywordsAlgorithm design and analysis
subject keywordsClocks
subject keywordsHardware
subject keywordsLatches
subject keywordsMicroprocessors
subject keywordsPipel
identifier doi10.1109/TCSI.2014.2333332
journal titleCircuits and Systems I: Regular Papers, IEEE Transactions on
journal volume61
journal issue8
filesize1655516
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace