•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

A 3.15pJ/cyc 32-bit RISC CPU with timing-error prevention and adaptive clocking in 28nm CMOS

نویسنده:
Hiienkari, M.
,
Teittinen, J.
,
Koskinen, L.
,
Turnquist, M.
,
Kaltiokallio, M.
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/ISSCC.2014.6757525
یو آر آی: https://libsearch.um.ac.ir:443/fum/handle/fum/1051726
کلیدواژه(گان): biomedical electronics,n flexible electronics,n magnetic resonance,n organic field effect transistors,n radiofrequency power transmission,n sensors,n FWSS,n biomedical applications,n blood detection,n constant monitoring,n data transmission,n elderly-care applications,n frequency 13.56 MHz,n low-cost device,n magnetic resonance,n nursing-care,n organic-transistor-based ESD-tolerant flexible wet sensor sheet,n rigid wet sensor,n urination dete
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    A 3.15pJ/cyc 32-bit RISC CPU with timing-error prevention and adaptive clocking in 28nm CMOS

Show full item record

contributor authorHiienkari, M.
contributor authorTeittinen, J.
contributor authorKoskinen, L.
contributor authorTurnquist, M.
contributor authorKaltiokallio, M.
date accessioned2020-03-12T21:31:43Z
date available2020-03-12T21:31:43Z
date issued2014
identifier other6946095.pdf
identifier urihttps://libsearch.um.ac.ir:443/fum/handle/fum/1051726
formatgeneral
languageEnglish
publisherIEEE
titleA 3.15pJ/cyc 32-bit RISC CPU with timing-error prevention and adaptive clocking in 28nm CMOS
typeConference Paper
contenttypeMetadata Only
identifier padid8181818
subject keywordsbiomedical electronics
subject keywordsn flexible electronics
subject keywordsn magnetic resonance
subject keywordsn organic field effect transistors
subject keywordsn radiofrequency power transmission
subject keywordsn sensors
subject keywordsn FWSS
subject keywordsn biomedical applications
subject keywordsn blood detection
subject keywordsn constant monitoring
subject keywordsn data transmission
subject keywordsn elderly-care applications
subject keywordsn frequency 13.56 MHz
subject keywordsn low-cost device
subject keywordsn magnetic resonance
subject keywordsn nursing-care
subject keywordsn organic-transistor-based ESD-tolerant flexible wet sensor sheet
subject keywordsn rigid wet sensor
subject keywordsn urination dete
identifier doi10.1109/ISSCC.2014.6757525
journal titleustom Integrated Circuits Conference (CICC), 2014 IEEE Proceedings of the
filesize751743
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace