•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

Semi-adaptive harmonic control for power balancing device for AC traction

نویسنده:
Akagi, M. , Tsuruta, H. , Oso, H.
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/CIS.2014.178
یو آر آی: http://libsearch.um.ac.ir:80/fum/handle/fum/1014168
کلیدواژه(گان): CMOS logic circuits,clocks,integrated circuit design,logic design,logic gates,neural nets,synchronisation,transistor circuits,CMOS process,HSPICE simulation,MVL,TSMC CMOS technology,dynamic circuit scheme,dynamic ternary inverter,energy consumption,floating output nodes,literal circuits,logic swing,neuron-MOS transistor,propagation delay,quaternary inverter,size 0.35 mum,two-phase clocks,voltage-mode multiple-valued logic,CMOS integrated circuits,Educational institutions
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    Semi-adaptive harmonic control for power balancing device for AC traction

Show full item record

contributor authorAkagi, M. , Tsuruta, H. , Oso, H.
date accessioned2020-03-12T20:25:43Z
date available2020-03-12T20:25:43Z
date issued2014
identifier other6869652.pdf
identifier urihttp://libsearch.um.ac.ir:80/fum/handle/fum/1014168?locale-attribute=fa
formatgeneral
languageEnglish
publisherIEEE
titleSemi-adaptive harmonic control for power balancing device for AC traction
typeConference Paper
contenttypeMetadata Only
identifier padid8137468
subject keywordsCMOS logic circuits
subject keywordsclocks
subject keywordsintegrated circuit design
subject keywordslogic design
subject keywordslogic gates
subject keywordsneural nets
subject keywordssynchronisation
subject keywordstransistor circuits
subject keywordsCMOS process
subject keywordsHSPICE simulation
subject keywordsMVL
subject keywordsTSMC CMOS technology
subject keywordsdynamic circuit scheme
subject keywordsdynamic ternary inverter
subject keywordsenergy consumption
subject keywordsfloating output nodes
subject keywordsliteral circuits
subject keywordslogic swing
subject keywordsneuron-MOS transistor
subject keywordspropagation delay
subject keywordsquaternary inverter
subject keywordssize 0.35 mum
subject keywordstwo-phase clocks
subject keywordsvoltage-mode multiple-valued logic
subject keywordsCMOS integrated circuits
subject keywordsEducational institutions
identifier doi10.1109/CIS.2014.178
journal titleower Electronics Conference (IPEC-Hiroshima 2014 - ECCE-ASIA), 2014 International
filesize2311413
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace