•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

A Performance Evaluation of Sequence Alignment Software in Virtualized Environments

نویسنده:
Estrada, Z.J. , Stephens, Z. , Cuong Pham , Kalbarczyk, Z. , Iyer, R.K.
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/ICSICT.2014.7021465
یو آر آی: http://libsearch.um.ac.ir:80/fum/handle/fum/998864
کلیدواژه(گان): NOR circuits,SRAM chips,buffer storage,flash memories,timing circuits,6T SRAM cell unit,NOR flash memory,SMIC,SRAM macro,area-saving embedded SRAM,area-saving sense-latch circuit,flash memory technology application,page buffer design,self-adaptive timing control circuit,size 65 nm,static random-access memory,Abstracts,Latches,Optimization,Random access memory,Timing
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    A Performance Evaluation of Sequence Alignment Software in Virtualized Environments

Show full item record

date accessioned2020-03-12T20:01:19Z
date available2020-03-12T20:01:19Z
date issued2014
identifier other6846525.pdf
identifier urihttp://libsearch.um.ac.ir:80/fum/handle/fum/998864
formatgeneral
languageEnglish
publisherIEEE
titleA Performance Evaluation of Sequence Alignment Software in Virtualized Environments
typeConference Paper
contenttypeMetadata Only
identifier padid8119118
subject keywordsNOR circuits
subject keywordsSRAM chips
subject keywordsbuffer storage
subject keywordsflash memories
subject keywordstiming circuits
subject keywords6T SRAM cell unit
subject keywordsNOR flash memory
subject keywordsSMIC
subject keywordsSRAM macro
subject keywordsarea-saving embedded SRAM
subject keywordsarea-saving sense-latch circuit
subject keywordsflash memory technology application
subject keywordspage buffer design
subject keywordsself-adaptive timing control circuit
subject keywordssize 65 nm
subject keywordsstatic random-access memory
subject keywordsAbstracts
subject keywordsLatches
subject keywordsOptimization
subject keywordsRandom access memory
subject keywordsTiming
identifier doi10.1109/ICSICT.2014.7021465
journal titleluster, Cloud and Grid Computing (CCGrid), 2014 14th IEEE/ACM International Symposium on
filesize213552
citations0
contributor rawauthorEstrada, Z.J. , Stephens, Z. , Cuong Pham , Kalbarczyk, Z. , Iyer, R.K.
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace