•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

Two-stage logarithmic converter with reduced memory requirements

نویسنده:
Chaudhary, Mandeep
,
Lee, P.
ناشر:
IET
سال
: 2014
شناسه الکترونیک: 10.1049/iet-cdt.2012.0134
یو آر آی: http://libsearch.um.ac.ir:80/fum/handle/fum/965090
کلیدواژه(گان): convertors,digital arithmetic,field programmable gate arrays,piecewise linear techniques,piecewise polynomial techniques,read-only storage,reconfigurable architectures,ROM,Spartan6 XC6SLX16 device,Xilinx Spartan3 FPGA,Xilinx Spartan6 FPGA,arithmetic components,binary logarithm,block RAM,fractional precision,frequency 127.8 MHz,frequency 160 MHz,frequency 42.3 MHz,frequency 71.4 MHz,logic slices,multipliers,nonuniform piecewise linear techniques,nonuniform piecewise polynomi
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    Two-stage logarithmic converter with reduced memory requirements

Show full item record

contributor authorChaudhary, Mandeep
contributor authorLee, P.
date accessioned2020-03-12T18:38:08Z
date available2020-03-12T18:38:08Z
date issued2014
identifier issn1751-8601
identifier other6695818.pdf
identifier urihttp://libsearch.um.ac.ir:80/fum/handle/fum/965090?locale-attribute=fa
formatgeneral
languageEnglish
publisherIET
titleTwo-stage logarithmic converter with reduced memory requirements
typeJournal Paper
contenttypeMetadata Only
identifier padid7998696
subject keywordsconvertors
subject keywordsdigital arithmetic
subject keywordsfield programmable gate arrays
subject keywordspiecewise linear techniques
subject keywordspiecewise polynomial techniques
subject keywordsread-only storage
subject keywordsreconfigurable architectures
subject keywordsROM
subject keywordsSpartan6 XC6SLX16 device
subject keywordsXilinx Spartan3 FPGA
subject keywordsXilinx Spartan6 FPGA
subject keywordsarithmetic components
subject keywordsbinary logarithm
subject keywordsblock RAM
subject keywordsfractional precision
subject keywordsfrequency 127.8 MHz
subject keywordsfrequency 160 MHz
subject keywordsfrequency 42.3 MHz
subject keywordsfrequency 71.4 MHz
subject keywordslogic slices
subject keywordsmultipliers
subject keywordsnonuniform piecewise linear techniques
subject keywordsnonuniform piecewise polynomi
identifier doi10.1049/iet-cdt.2012.0134
journal titleComputers & Digital Techniques, IET
journal volume8
journal issue1
filesize351100
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace