•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

Low-Latency Maximal-Throughput Communication Interfaces for Rationally Related Clock Domains

نویسنده:
Chabloz, Jean-Michel
,
Hemani, Ahmed
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/TVLSI.2013.2252030
یو آر آی: http://libsearch.um.ac.ir:80/fum/handle/fum/956586
کلیدواژه(گان): clocks,logic design,synchronisation,asynchronous first-input first-output GALS interface,frequency submultiples,globally asynchronous design subset,globally ratiochronous design,locally synchronous design subset,low latency maximal throughput communication interface,rationally related clock domains,rationally related clock frequency,source synchronous adaptive interface,Application specific integrated circuits,asynchronous circuits,circuits,circuits and systems,system-on-a-chip
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    Low-Latency Maximal-Throughput Communication Interfaces for Rationally Related Clock Domains

Show full item record

contributor authorChabloz, Jean-Michel
contributor authorHemani, Ahmed
date accessioned2020-03-12T18:22:56Z
date available2020-03-12T18:22:56Z
date issued2014
identifier issn1063-8210
identifier other6507330.pdf
identifier urihttp://libsearch.um.ac.ir:80/fum/handle/fum/956586
formatgeneral
languageEnglish
publisherIEEE
titleLow-Latency Maximal-Throughput Communication Interfaces for Rationally Related Clock Domains
typeJournal Paper
contenttypeMetadata Only
identifier padid7988658
subject keywordsclocks
subject keywordslogic design
subject keywordssynchronisation
subject keywordsasynchronous first-input first-output GALS interface
subject keywordsfrequency submultiples
subject keywordsglobally asynchronous design subset
subject keywordsglobally ratiochronous design
subject keywordslocally synchronous design subset
subject keywordslow latency maximal throughput communication interface
subject keywordsrationally related clock domains
subject keywordsrationally related clock frequency
subject keywordssource synchronous adaptive interface
subject keywordsApplication specific integrated circuits
subject keywordsasynchronous circuits
subject keywordscircuits
subject keywordscircuits and systems
subject keywordssystem-on-a-chip
identifier doi10.1109/TVLSI.2013.2252030
journal titleVery Large Scale Integration (VLSI) Systems, IEEE Transactions on
journal volume22
journal issue3
filesize762743
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace