•  Persian
    • Persian
    • English
  •   ورود
  • دانشگاه فردوسی مشهد
  • |
  • مرکز اطلاع‌رسانی و کتابخانه مرکزی
    • Persian
    • English
  • خانه
  • انواع منابع
    • مقاله مجله
    • کتاب الکترونیکی
    • مقاله همایش
    • استاندارد
    • پروتکل
    • پایان‌نامه
  • راهنمای استفاده
View Item 
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  •   کتابخانه دیجیتال دانشگاه فردوسی مشهد
  • Fum
  • Articles
  • Latin Articles
  • View Item
  • همه
  • عنوان
  • نویسنده
  • سال
  • ناشر
  • موضوع
  • عنوان ناشر
  • ISSN
  • شناسه الکترونیک
  • شابک
جستجوی پیشرفته
JavaScript is disabled for your browser. Some features of this site may not work without it.

High speed integer multiplier designs for reconfigurable systems

نویسنده:
Anjana, S.
,
Pradeep, C.
ناشر:
IEEE
سال
: 2014
شناسه الکترونیک: 10.1109/ASAP.2014.6868652
یو آر آی: http://libsearch.um.ac.ir:80/fum/handle/fum/1071433
کلیدواژه(گان): data flow graphs,n reconfigurable architectures,n scheduling,n CGRA,n application mapping,n automated synthesis flow,n backward simultaneous scheduling-binding,n backward traversal,n coarse grained reconfigurable architecture,n compilation,n digital signal domain,n dynamic graph transformations,n formal model,n image processing domain,n Dynamic scheduling,n Reconfigurable architectures,n Registers,n Routing,n Space exploration,n Binding
کالکشن :
  • Latin Articles
  • نمایش متادیتا پنهان کردن متادیتا
  • آمار بازدید

    High speed integer multiplier designs for reconfigurable systems

Show full item record

contributor authorAnjana, S.
contributor authorPradeep, C.
date accessioned2020-03-12T22:06:05Z
date available2020-03-12T22:06:05Z
date issued2014
identifier other6992993.pdf
identifier urihttp://libsearch.um.ac.ir:80/fum/handle/fum/1071433?locale-attribute=fa
formatgeneral
languageEnglish
publisherIEEE
titleHigh speed integer multiplier designs for reconfigurable systems
typeConference Paper
contenttypeMetadata Only
identifier padid8207505
subject keywordsdata flow graphs
subject keywordsn reconfigurable architectures
subject keywordsn scheduling
subject keywordsn CGRA
subject keywordsn application mapping
subject keywordsn automated synthesis flow
subject keywordsn backward simultaneous scheduling-binding
subject keywordsn backward traversal
subject keywordsn coarse grained reconfigurable architecture
subject keywordsn compilation
subject keywordsn digital signal domain
subject keywordsn dynamic graph transformations
subject keywordsn formal model
subject keywordsn image processing domain
subject keywordsn Dynamic scheduling
subject keywordsn Reconfigurable architectures
subject keywordsn Registers
subject keywordsn Routing
subject keywordsn Space exploration
subject keywordsn Binding
identifier doi10.1109/ASAP.2014.6868652
journal titleontrol, Instrumentation, Communication and Computational Technologies (ICCICCT), 2014 International
filesize806581
citations0
  • درباره ما
نرم افزار کتابخانه دیجیتال "دی اسپیس" فارسی شده توسط یابش برای کتابخانه های ایرانی | تماس با یابش
DSpace software copyright © 2019-2022  DuraSpace